'LV574A 器件是八路邊沿觸發(fā) D 型觸發(fā)器,設(shè)計(jì)用于 2V 至 5.5VV CC操作。
這些器件具有專為驅(qū)動(dòng)高容性或相對低阻抗負(fù)載而設(shè)計(jì)的三態(tài)輸出。它們特別適用于實(shí)現(xiàn)緩沖寄存器、I/O 端口、雙向總線驅(qū)動(dòng)器和工作寄存器。
在時(shí)鐘 (CLK) 輸入的正跳變時(shí),Q 輸出設(shè)置為在數(shù)據(jù) (D) 輸入處設(shè)置的邏輯電平。
緩沖輸出使能 (OE)\ 輸入可用于將八個(gè)輸出置于正常邏輯狀態(tài)(高或低邏輯電平)或高阻抗?fàn)顟B(tài)。在高阻抗?fàn)顟B(tài)下,輸出既不顯著負(fù)載也不驅(qū)動(dòng)總線線路。高阻抗?fàn)顟B(tài)和增強(qiáng)的驅(qū)動(dòng)提供了驅(qū)動(dòng)總線線路的能力,而無需接口或上拉組件。
OE\ 不影響鎖存器的內(nèi)部操作。當(dāng)輸出處于高阻抗?fàn)顟B(tài)時(shí),可以保留舊數(shù)據(jù)或輸入新數(shù)據(jù)。
為保證上電或掉電時(shí)的高阻狀態(tài),OE\應(yīng)通過一個(gè)上拉電阻連接到V CC ;電阻的最小值由驅(qū)動(dòng)器的電流吸收能力決定。
這些器件完全適用于使用 I off的部分?jǐn)嚯姂?yīng)用。I off電路禁用輸出,防止在設(shè)備斷電時(shí)損壞電流回流。